版软件还提供了对Redhat Linux的固有支持
Xilinx公司最近推出目前业界性能最高的可编程逻辑软件,Xilinx集成软件环境(ISE)6.1i版。新版软件套件提供了业界成本最低的设计解决方案,性能比最接近的竞争产品高31%,逻辑利用率高15%,而生产成本可降低60%左右。Xilinx亚太区软件和IP产品市场经理邹志雄介绍说,由于传统的ASIC存在着漫长的开发时间,高昂的NRE和返工成本、不可编程和不能升级的问题,Xilinx经过验证的软件和芯片加快了业界范围内从ASIC向FPGA技术的转变。面对不确定的市场形势、飞速上涨的NRE和掩膜成本以及更短的上市时间和产品生命周期,客户越来越希望找到更灵活的低成本解决方案。Xilinx新推出的ISE 6.1i结合Xilinx的Spartan-3和Virtex-Ⅱ Pro平台FPGA成了替代ASIC的理想解决方案。邹志雄说,Spartan-3支持500万系统门,并可以以低于20美元的价格提供100万系统门,而改进的Virtex-Ⅱ Pro软件速度提升了一个级别,器件利用率极高。ISE 6.1I则可使产品更快地推向市场,它的设计流程比ASIC缩短了50%,可重编程FPGA支持更快的调试速度并可降低支持成本。
据了解,通过新的自动局部时钟布线功能,ISE 6.1i版支持设计人员方便地创建工作在200MHz以上的高速存储器接口。同时新版软件还提供了对Redhat Linux的固有支持。ISE 6.1i还提供了独特的高速设计能力,如新的时序约束。设计人员利用Virtex-Ⅱ和Virtex-Ⅱ Pro FPGA进行设计时可以使用96个局部高速时钟,这些时钟的布线可保证时钟畸变保持在200MHz SDR、DDR和QDR RAM接口所要求的范围内。ISE 6.1i还包括了针对主动时序收敛的用于逻辑布局的增强映射功能,支持基于物理位置做出映射决定,从而可额外获得比ISE 5.2i快13%的时钟速度和23%的利用率。
ISE 6.1i在易用性方面设立了业界标准,其新特性和增强功能解决了传统设计瓶颈,可加快设计和验证过程。ISE 6.1i支持多个HDL和SDF文件来匹配设计的原始层次结构,这一能力支持在时序仿真过程中更方便地进行调试。ISE 6.1i还支持所有Xilinx产品系列
http://www.linuxjournal.com/article.php?sid=6857
页:
[1]