QQ登录

只需一步,快速开始

 找回密码
 注册

QQ登录

只需一步,快速开始

查看: 1272|回复: 1

FPGA智能实验开发设计

[复制链接]
发表于 2006-5-25 11:04:46 | 显示全部楼层 |阅读模式
功能与特色

提供使用者低成本、高效率、及弹性化的数位逻辑电路实验设计环境
可利用绘图schmetic,有限状态机器FSM及硬体描述语言HDL来发展晶片控制电路
FPGA接脚可任意设定,从电路规划到完成不需要任何导线连接,即可完成所需的设计电路
设计完成之电路,可直接使用PrintPort 下载到开发系统上,观察实际的动作情形
FPGA晶片可以任意抽换,因此可适用在Altera或Xilinx系统上,使用上极具弹性
FPGA接脚各自独立 各自控制所有的电路模组
提供FPGA扩接接脚,供使用者任意控制扩接电路
内建USB1.1、RS232介面,提供设计者开发相关IP元件
适用於Windows 2000及WindowsXP系统
■ 硬体特性
支援晶片:
Xilinx Spartan-II XC2S200
Xilinx Virtex-II XC2V1000(Option)
Altera ACEX EP1K100(Option)
信号产生单元:
提供二组震荡频率选择
输入单元
4x4榘阵键盘
三组准位元开关
八组逻辑输入开关
输出单元
具四个固态继电路控制电路
步进马达模组( Option )
直流马达模组( Option )
显示单元
十六个LED显示输出
六位数七段显示器输出
双色点榘阵LED显示
LCD显示背光型模组
绘图型LCD背光型显示模组
线性单元
八位元D/A转换器
八位元A/D转换器
电源电压
提供二种输入电源选择模式
主板提供2.5V、3V、5V、-5V、12V之电源输出
Download单元
具有与Xilinx或Altera软体download程式相同的JTAG Mode
具PLCC座槽,可将程式烧录於EPROM内,当作Stand Alone操作模式
具有Reset按钮,用来清除FPGA内部程式
■ 实验项目

组合逻辑实验
基本逻辑函数实验
多工器与解多工器
半加器及全加器
编码器及解码器
同位元产生器/核对器
逻辑电路应用实验
8X8双色点榘阵LED控制实验
广告灯
简易CPU设计
数字钟
FIFO
算术电路
串加法实验
并加法实验
ALU实验
应用范围
基础逻辑课程
数位电路设计
数位系统设计课程
微算机原理实验
VHDL语言设计
Verilog HDL语言设计
FPGA/CPLD晶片设计
专题制作
序向逻辑实验
正反器实验
除N电路
左右位移暂存器
计数器控制

http://www.dmatek.com.cn/tn/viewproc.asp?id=214
发表于 2006-5-25 20:34:14 | 显示全部楼层

又一个没有小 JJ 的人在发广告!!!
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

GMT+8, 2024-11-26 22:14 , Processed in 0.059700 second(s), 15 queries .

© 2021 Powered by Discuz! X3.5.

快速回复 返回顶部 返回列表